锁相环简介
锁相环在数字电子技术中是应用十分多的电子技术。锁相环就正如上图所描述的流程,其实想学习锁相环的内容并不难,下面我们分点论述。
锁相环是指一种电路或者模块,它用于在通信的接收机中,其作用是对接收到的信号进行处理,并从其中提取某个时钟的相位信息。或者说,对于接收到的信号,仿制一个时钟信号,使得这两个信号从某种角度来看是同步的(或者说,相干的)。由于锁定情形下(即完成捕捉后),该仿制的时钟信号相对于接收到的信号中的时钟信号具有一定的相差,所以很形象地称其为锁相器。
锁相环由鉴相器、环路滤波器和压控振荡器组成。鉴相器用来鉴别输入信号Ui与输出信号Uo之间的相位差,并输出误差电压Ud。Ud 中的噪声和干扰成分被低通性质的环路滤波器滤除,形成压控振荡器(VCO)的控制电压Uc。Uc作用于压控振荡器的结果是把它的输出振荡频率fo拉向环路输入信号频率fi ,当二者相等时,环路被锁定 ,称为入锁。维持锁定的直流控制电压由鉴相器提供,因此鉴相器的两个输入信号间留有一定的相位差。
PLL:phase Locked Loop 相同步回路,锁相回路,用来统一整合时脉讯号,使内存能正确的存取资料。
直接数字频率合成(DDS—Digital Direct Frequency Synthesis)技术是一种新的频率合成方法,是频率合成技术的一次革命,JOSEPH TIERNEY等3人于1971年提出了直接数字频率合成的思想,但由于受当时微电子技术和数字信号处理技术的限制,DDS技术没有受到足够重视,随着电子工程领域的实际需要以及数字集成电路和微电子技术的发展,DDS技术日益显露出它的优越性。
DDS是一种全数字化的频率合成器,由相位累加器、波形ROM、D/A转换器和低通滤波器构成。时钟频率给定后,输出信号的频率取决于频率控制器,频率分辨率取决于累加器位数,相位分辨率取决于ROM的地址线位数,幅度量化噪声取决于ROM的数据位字长和D/A转换器位数。
DDS有如下优点:
⑴ 频率分辨率高,输出频点多,可达N个频点(N为相位累加器位数);
⑵频率切换速度快,可达us量级;
⑶ 频率切换时相位连续;
⑷ 可以输出宽带正交信号;
⑸ 输出相位噪声低,对参考频率源的相位噪声有改善作用;
⑹可以产生任意波形;
⑺ 全数字化实现,便于集成,体积小,重量轻,因此八十年代以来各国都在研制和发展各自的DDS产品,如美国QUALCOMM公司的Q2334,Q2220;STANFORD公司的STEL-1175,STEL-1180;AD公司的AD7008,AD9850,AD9854等。这些DDS芯片的时钟频率从几十兆赫兹到几百兆赫兹不等,芯片从一般功能到集成有D/A转换器和正交调制器。
PLL:Phase Locked Logic 相同步逻辑
锁相环的用途是在收、发通信双方建立载波同步或位同步。因为它的工作过程是一个自动频率(相位)调整的闭合环路,所以叫环。锁相环分模拟锁相环和数字锁相环两种。
锁相环广泛应用于各个电子电路当中,掌握锁相环的基本内容对于各位工程师能巧妙应用锁相环技术是十分有帮助。
特别推荐
- 增强视觉传感器功能:3D图像拼接算法帮助扩大视场
- PNP 晶体管:特性和应用
- 使用IO-Link收发器管理数据链路如何简化微控制器选择
- 用好 DMA控制器这两种模式 MCU效率大大提高!
- 深入分析带耦合电感多相降压转换器的电压纹波问题
- Honda(本田)与瑞萨签署协议,共同开发用于软件定义汽车的高性能SoC
- 第13讲:超小型全SiC DIPIPM
技术文章更多>>
- IGBT的并联知识点梳理:静态变化、动态变化、热系数
- 技术创新+场景多元,协作机器人产业腾飞正当时
- 跃昉科技五周年:以技术创新为引擎,推动行业数字化转型
- 2025第六届深圳国际芯片、模组与应用方案展览会
- 接线端子的类型与设计选择考虑事项
技术白皮书下载更多>>
- 车规与基于V2X的车辆协同主动避撞技术展望
- 数字隔离助力新能源汽车安全隔离的新挑战
- 汽车模块抛负载的解决方案
- 车用连接器的安全创新应用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
热门搜索
Lattice
LCD
LCD模组
LCR测试仪
lc振荡器
Lecroy
LED
LED保护元件
LED背光
LED调光
LED模拟调光
LED驱动
LED驱动IC
LED驱动模块
LED散热
LED数码管
LED数字调光
LED显示
LED显示屏
LED照明
LED照明设计
Lightning
Linear
Litepoint
Littelfuse
LTC
LTE
LTE功放
LTE基带
Marvell